紫光同创FPGA核心板PG2L50H——盘古50Pro核心板
发布网友
发布时间:2024-10-11 07:16
我来回答
共1个回答
热心网友
时间:2024-10-11 07:57
紫光同创FPGA核心板PG2L50H是深圳市小眼睛科技有限公司的最新力作,专为高性能FPGA核心板设计,针对第一代盘古50K器件进行了全新升级。这款核心板以紫光同创的Logos2系列PG2L50H-FBG484主控芯片为基础,具备高数据带宽和高存储容量,适用于包括视频图像处理、高速数据采集和工业控制在内的多种应用场景。
盘古50Pro核心板的亮点包括搭载的2片MICRON公司的MT41K256M16TW-107:P DDR3芯片,总容量高达8Gbit,组合数据总线宽度为32bit,最高速率可达1066Mbps,确保了核心板能够满足高带宽数据处理的需求。电源系统采用了艾诺DCDC和南京微盟LDO方案,配合winbond的W25Q128 QSPI FLASH芯片,容量为128Mb,用于存储FPGA启动文件。核心板尺寸仅为50*58mm,却拥有丰富的扩展接口,包括8个1.5V电平标准的普通IO口、1对ADC接口、1组JTAG接口、4对HSST高速RX/TX差分信号和1对HSST高速接口的参考输入时钟,完全满足了需要大量IO的用户需求。
核心板所搭载的FPGA型号PG2L50H-6IFBG484,属于紫光同创logos2系列产品,具备工业级(-40~100℃)的工作温度范围和484个管脚,性能卓越。紫光同创Logos系列FPGA产品的编号内容及意义如下。
PG2L50H-FBG484的核心参数包括:
电源接口方面,核心板供电电压为VCCIN,输入电压为5V,通过板对板连接器供电,底板连接时由底板供电。电源设计图示如下,系统电源网络图也已展示。各电源的功能及作用在表格中详细列明。
时钟方面,核心板配置了2个125MHz有源差分晶振和1个单端27MHz晶振。一个125M差分晶振用于HSST收发器的参考时钟输入,另一个125M差分晶振和单端27MHz用于FPGA的系统时钟源。具体管脚分配如下表所示。27MHz单端晶振则用于给FPGA内部逻辑提供时钟输入,同样在表格中详细说明。
上电IO状态方面,Logos2器件上有一个功能复用IO,控制从上电完成到进入用户模式之前,所有用户IO的弱上拉电阻是否使能。此功能默认接GND,用户可根据需求自行焊接电阻选择上电后初始的IO状态。
JTAG接口位于核心板正面左上角,用于在没有底板的情况下进行调试。扩展IO的JTAG则在J5扩展口,用于下载FPGA程序或固化程序到QSPI Flash。
DDR3方面,核心板配备了两个Micron公司的4Gbit(512MB)DDR3芯片,型号为MT41K256M16TW-107:P(兼容Micron MT41K256M16HA-125),总线宽度共为32bit,最高运行时钟速度可达533MHz(数据速率1066Mbps)。电路设计和PCB设计充分考虑了匹配电阻/终端电阻、走线阻抗控制和走线等长控制,确保DDR3高速稳定工作。DDR3的硬件连接示意图已提供。
QSPI Flash方面,核心板采用winbond的W25Q128,连接在特定引脚上,采用3.3V电平标准。QSPI的电路连接图已给出。
扩展IO方面,核心板背面共有4个80pin高速扩展口J2/J3/J4/J5,pin间距0.5mm,FPGA的IO通过3个扩展口与底板连接,实现高速数据通信。每个扩展口的IO标准在表格中详细说明。
小眼睛科技致力于提供持续的FPGA学习资源和资讯更新,欢迎搜索关注“小眼睛FPGA”。