发布网友 发布时间:2022-04-24 09:36
共3个回答
热心网友 时间:2022-06-18 13:19
当年,曹操与袁绍对垒时,实力相差悬殊,袁军数倍于曹军,于是曹军内许多人成了袁军的奸细。但是,后来由于曹操用兵得当,打败了袁绍。
胜利的曹军在袁绍的营地里发现了大量的曹军将领通敌的信件。这些信件被拿到了曹操的面前,谁都以为曹操会按信捉人,没想到,曹操一把火将这些信件烧为灰烬,既往不咎,大得人心。
扩展资料:
曹操能接纳能人之言,取得最终的胜利,这全在于用人之道。荀攸、许攸皆是人才,献上计谋,有化险为夷之功;荀彧则具备长远的战略眼光,能够鼓励和帮助曹操在关键时期坚持战斗,这是更高层次的人才。
由此观之,人才的妥善任用应该可说是“一计敌万人”。至于曹操,他是一个懂得运用人才的人才,能接纳他人之言,故袁绍兵多也不足为惧,正所谓兵不在多,在乎能否调遣。
热心网友 时间:2022-06-18 13:19
官渡之战,曹操打败袁绍,曹操的士兵在袁绍那里搜到了很多曹操下属之前写给袁绍的信件,曹操没有查看这些信件命令士兵将这些信件一把火全烧了,写信的人也就心安了,能够没有负担的追随曹操热心网友 时间:2022-06-18 13:20
随着ADS-B航空器运行监视技术的快速发展,ADS-B接收系统国产化的需求也在逐渐的提高。本文主要围绕ADS-B接收组件射频前端接收技术进行研究,提出射频接收组件的总体设计方案和关键技术的实现方法,并与信号处理单元和显控单元进行联合调试。给出了前端接收组件的实验室测试结果和测试方案以及联调数据。论文关键词:ADS-B,灵敏度,检波器本文从自动相关监视系统(ADS-B)的工作原理出发,设计了射频接收组件的技术指标和系统架构,并对射频接收组件的设计中的关键技术进行了分析,搭载测试系统对射频接收组件进行闭环测试并与数字处理单元和显示控制单元进行实测验证系统的性能。1ADS-B射频接收组件架构设计ADS-B射频接收组件应用于ADS-B天线接收到的(-90dBm,-10dBm)信号强度的1090MHz的射频信号,通过限幅、滤波、混频、中频放大、检波等过程生成数字信号处理单元中A/D采样模块能够识别和处理的检波信号。根据ADS-B接收系统实际工作的环境,分析出射频组件的具体性能指标,如表1所示。2ADS-B射频组件关键技术研究2.1本振单元设计2.1.1锁相环芯片频率合成技术目前有三种主要方法:一是,由混频器、分频器、倍频器、滤波器分离元器件构成。二是,直接数字频率合成器(DDS),即通过查表的方式将对应点数通过AD转换输出。三是,锁相环路(PLL)方法产生。三种方法中锁相环路的方法在信号输出稳定度和噪声系数上有较大优势,所以采用锁相环路的方法实现本振的输出。一个典型的PLL系统,由鉴相器(PD),压控振荡器(VCO),低通滤波器(LPF)三个基本电路构成。PLL电路在一个反馈电路的作用下,压控振荡器跟踪一个相位稳定的基准参考信号源,直到两个信号的相位信息一致,压控振荡器输出一个稳定的频率。ADS-B射频模块主要将接收到的1090MHz的射频信号进行下变频,输出110MHz的中频信号,本振单元则输出1200MHz的本振信号与输入信号进行混频。随着集成电路技术的快速发展,锁相环单元可以将分频器、相位检测器、电荷泵、压控振荡器集成在一个芯片上,不仅减小了射频组件的体积,在可测试性设计上也有较大的改进。在这里我们采用ADI公司的一款成熟锁相环芯片ADF4350频率合成器主要用于提供本地振荡信号和用于无线信道下变频使用。包含一个低相位噪声的相位检测PFD),一个高精度的电荷泵(CP),可编程的输入参考分频器,可编程的A/B计数器,以及一双模前置分频器用来实现整数和小数分频。通过外置低通滤波器使电荷泵电流转化为压控电压用来控制内部一个低相位噪声的VCO,在环路锁定的前提下输出稳定的电压信号。2.1.2配置芯片采用一款8位的C8051单片机,8个I/O端口和内部可编程高精度振荡器,I/O端口模拟ADF4351配置端口的时序对PLL芯片进行配置。CLK为配置时钟,DATA为输入数据,LE为使能管脚。本振需要输出1.2GHz的频点,参考输入时钟为10MHz,D=2,R=1,FRAC=0,可以得出INT=40,所以DATA数据线需要输入的二进制代码为101000。2.2检波器单元设计普通的线性检波器的动态范围达到60dB已经比较困难,ADS-B接收机的动态范围在70dB左右,而对数检波的动态范围已经达到90dB,满足设计要求。