请问为什么TTL门电路输入端什么都没接时为什么相当于1呢?
发布网友
发布时间:2022-05-03 04:49
我来回答
共1个回答
热心网友
时间:2023-10-10 13:15
当A、B悬空时,三极管T1发射结截止,而集电结的二极管却会导通,T2基极获得电流而导通,那么 T3也导通,从而输出低电平;
若A=0,而B悬空,则T1基极电压被拉至低电平,致使T2截止,T3截止,而T4导通,从而输出高电平;
因此,从输出结果看,A或B悬空就相当于输入高电平;
追问
1)您看可以这样分析吗?是因为5V>0.7V,所以T1的集电结导通;然后T2的基极电压4.3V>0.7V,T2也导通,T3的基极电压3.6V>0.7V,导通,因为T3发射极接的是地,电位比Y的要低,所以电流全部流到地了,Y输出低电平;
2)我还有个疑问,就是您发的那个图,红圈部分有两个发射极,是不是只要有一个是低电平,整个就导通了?
追答
其实,这里的 T1 并没有起到三极管的作用,因为其集电极没有与电源正极相连的通路,
把他视为几个二极管的组合好了;
显然的,如果AB有一个为低电平时,其对应的二极管会导通,那么m点电压就大致被二极管钳位在1V以下,这个电压不足以让集电结的二极管导通;
当AB悬空或接高电平时,发射结的二极管截止,此时就有电流通过R1,集电结的二极管,T2发射结,T3发射结到地,T2T3就会导通;
而 Um=0,7+0.7+0.7=2.1V;
请问为什么TTL门电路输入端什么都没接时为什么相当于1呢?
因此,从输出结果看,A或B悬空就相当于输入高电平;
为什么TTl门电路的输入端悬空时相当于逻辑1
因此,当TTl门电路的输入端悬空时,由于输入端的电位状态不确定,因此这种情况被认为是逻辑1状态。这种状态被称为“高电平输入”,因为输入端的电位高于TTl门电路的低电平阈值。总之,当TTl门电路的输入端悬空时,由于输入端的电位状态不确定,因此这种情况被认为是逻辑1状态。设计者通常会将输入端连接到...
为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,其表现如同连接了一个无限大的电阻。这个特性使得当外部电阻大于1千欧姆(IKΩ)时,输入电平会上升至阈值电压UTH,即被识别为逻辑高电平,对应于数字1。TTL电路采用逻辑电平来表示电压状态,高电平定义为大于3.5伏,低电平为小于0.3伏。对于TTL门电路的多余输入端...
为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,它等同于连接了一个无限大的电阻。这个电阻的存在使得输入电流非常微弱,以至于输入电平上升到了电路的阈值电压UTH,通常这是逻辑高电平的标志,即被识别为1。逻辑电平是数字电路中用来表示电压状态的一种方式,TTL电路规定,大于3.5伏的电压代表逻辑1,而小于0.3伏的...
为什么TTl门电路的输入端悬空时相当于逻辑1
因为输入口有零点几mA向外流动的电流,不能释放这个电流就会形成高电位,因此不止是悬空,即使有接地电阻,但接地电阻不够小(例如数十kΩ以上)也会呈现高电平。
TTL门电路的输入端悬空为什么是1?
你就明白了。因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识 ...
为什么TTL门电路悬空时为1,接地时为0?
因为悬空时相当于为高阻抗,电压不为零,此时故为1;接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0。TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。在数字逻辑电路中,低电平表示0,高电平表示1。一般...
TTL与非门输入端悬空处置为什么相当于逻辑1电平
门电路集成块的输入端内阻很高,悬空的输入脚近似于处于绝缘状态的金属。它会收外界影响感应出电荷,电荷一积累,就会呈较高的电压状态,成为实际上的高电平。所以悬空的门电路的输入脚,相当于高电平状态。
为什么TTL门电路输入端悬空或者通过大电阻接地时相当于高电平?
TTL输入端是内部三极管发射极,其内部有基极上拉电阻,因此TTL输入端接低电平时有电流通过·输入端入地,这样才能输入低电平逻辑;如果输入端接大电阻或开路,输入端就会产生较大的电压降,当这个电压降接近或高于3.6V,TTL就会认为是输入高电平。
3、TTL或门、或非门中不用的输入端是否能够悬空或接高电平?为什么?
TTL门电路的内部结构决定了,其输入端子悬空时相当于该端子输入了一个高电平;或门电路是用于把多个输入逻辑值进行逻辑或操作的;或非门电路是 用于把多个输入逻辑值进行逻辑或操作、再进行取反操作的;所以,如果把TTL或门、或非门中不用的输入端悬空或接高电平,会导致TTL或门永远都输出1、或非门永远都...