发布网友 发布时间:2022-04-22 10:00
共1个回答
热心网友 时间:2023-10-09 19:46
原理:在进入fir滤波器前,首先要将信号通过a/d器件进行模数转换,把模拟信号转化为数字信号;为了使信号处理能够不发生失真,信号的采样速度必须满足奈奎斯特定理,一般取信号频率上限的4-5倍做为采样频率;一般可用速度较高的逐次*进式a/d转换器,不论采用乘累加方法还是分布式算法设计fir滤波器,滤波器输出的数据都是一串序列,要使它能直观地反应出来,还需经过数模转换,因此由fpga构成的fir滤波器的输出须外接d/a模块。fpga有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用dsp芯片来说,其并行性和可扩展性更好,利用fpga乘累加的快速算法,可以设计出高速的fir数字滤波器。