逻辑门电路 输入端接电阻问题
发布网友
发布时间:2023-03-08 23:55
我来回答
共2个回答
热心网友
时间:2023-10-10 01:28
TTL逻辑门输入端通过小电阻入地,相当于接低电平;
通过大电阻入地,相当于接高电平;
如果接在Vcc上,无论是直接相连、通过小电阻、通过大电阻,都是输入的高电平;
大电阻指的是大于“开门电阻”,小电阻指的是小于“关门电阻”。
OC门的输出相“线与”,两个OC门的输出只要有一个为0,则输出就是0,否则为1.
解释:OC 指的是开集电极输出,NPN三极管发射极接地,从集电极输出。显然如果三极管开通,则集电极为0;如果不开通,集电极悬空的话,既不是1也不是0,所以往往要通过外接电阻连到Vcc,
两OC门三极管集电极连在一起,又通过电阻接到Vcc,当然是只要一个开通,输出就是0
没有画图,因为上传图片很可能不能提交,见谅。
望采纳。
热心网友
时间:2023-10-10 01:28
输入端接UCC是高电平,接地是低电平。
逻辑门电路 输入端接电阻问题
TTL逻辑门输入端通过小电阻入地,相当于接低电平;通过大电阻入地,相当于接高电平;如果接在Vcc上,无论是直接相连、通过小电阻、通过大电阻,都是输入的高电平;大电阻指的是大于“开门电阻”,小电阻指的是小于“关门电阻”。OC门的输出相“线与”,两个OC门的输出只要有一个为0,则输出就是0...
逻辑门一个输入端接一个电阻接地后,他是高电平还是低电平?
TTL逻辑门输入端通过小电阻入地,相当于接低电平;通过大电阻入地,相当于接高电平;如果接在Vcc上,无论是直接相连、通过小电阻、通过大电阻,都是输入的高电平;大电阻指的是大于“开门电阻”,小电阻指的是小于“关门电阻”。TTL输入端是内部三极管发射极,其内部有基极上拉电阻,因此TTL输入端接低...
为什么门电路的输入端经过电阻接地其状态与阻值有关?
门电路输入端接地时可以看作输入端到大地之间有微弱电流,所以当接地电阻很大时,接地电阻靠近输入端那端就会分到一个足够高的电压,这时可以看作高电平输入,同理,当接地电阻过小时,接地电阻靠近输入端那端分到的电压就不够大,视作低电平输入 ...
逻辑门电路使用TTL电路应注意的问题如下
电路输入端不能直接与高于+5.5V或低于-0.5V的低内阻电源连接,以防烧坏器件。输出端不允许直接与电源或地短接,需通过电阻与电源连接,以提高输出电平。插入或拔出集成电路时,需先切断电源,避免电源冲击导致永久损坏。多余输入端不能悬空,建议接地电阻阻值不超过500欧姆。接口电路在不同逻辑门电路之间...
逻辑门电路的注意问题
3、输出端不允许与电源或地短接,必须通过电阻与电源连接,以提高输出电平。4、插入或拔出集成电路时,务必切断电源,否则会因电源冲击而造成永久损坏。5、多余输入端不允许悬空。接地电阻的阻值要求R≤=500。TTL、CMOS接口电路所谓“接口电路”,就是用于不同类型逻辑门电路之间或逻辑门电路与外部电路之间...
逻辑门电路判断各门电路输出是什么状态(高电平,低
逻辑集成电路的输入端接下拉电阻,是为了使该端处于低电平。根据TTL逻辑集成电路的内部结构,由于输入端有一定的、向外留出的输入电流,该电流会在下拉电阻上产生压降,使得该输入端的电压>0V,若下拉电阻阻值较大将使输入端电压超过低电平的最高电压限值,这样输入端电平处于过渡区甚至高电平区,导致...
逻辑门电路 简单
51kΩ电阻接地是高电平输入;悬空是高电平输入;输入电阻接地时,大于2kΩ(左右)时,是高电平输入,小于1kΩ左右是电平输入。1kΩ~2kΩ之间电平不确定。输入电阻接电源时,输入为高电平。对于CMOS电路:输入不得悬空(悬空输入电平不确定)。输入电阻接地时,在较大的电阻范围内,输入均为低电平。
TTL门电路的两个问题,电路中电阻的疑惑
门电路的输入阻抗都是很高的,串接一个10K欧的电阻不会影响输入信号的逻辑电平性质。但是如果通过10K欧的电阻把门电路的输入端接地了,那就相当于把一个输入电平固定为低电平了,对于或非门没有影响,对于与非门就会使其输出恒定为逻辑“1”(高电平)。
组合逻辑门电路的输出直接由什么决定
组合逻辑电路当前的输出状态与原来状态无关,仅由同一时刻输入的组合状态来决定。1. 接电阻的输入端,要同时看接的是高电平还是低电平及电阻的大小。如果接的是高电平,无论接的电阻多大都可以看作是接高电平。如果接的是低电平,那么当接的电阻小于1k时,可以看作是接的低电平,例y2的第二根脚。
...或非门电路不用的输入端都可以通过一个电阻接地,为什么错了_百度知 ...
或门或非门输入端为0时是影响输入逻辑的,而通过一个电阻接地时,对电阻的大小是有要求的,接地时会有电流从电阻上通过,如果电阻上的电压高到为相对高电平时,会影响逻辑正确与否,所以直接说通过一个电阻接地而没有说明电阻大小时是错的。