为什么TTl门电路的输入端悬空时相当于逻辑1
发布网友
发布时间:2022-04-28 23:41
我来回答
共4个回答
热心网友
时间:2022-06-09 18:57
因为悬空时可以看作是输入端接一个无穷大的电阻,当输入电阻大于IKΩ时,输入电平就变为阈值电压UTH即为高电平,所以相当于逻辑1。数字电路中,把电压的高低用逻辑电平来表示。
逻辑电平包括高电平和低电平这两种。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
扩展资料:
TTL电路多余输入端的处理方法:
1、TTL与门和与非门电路
(1)将多余输入端接高电平,即通过限流电阻与电源相连接;
(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;
(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;
(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。
2、TTL或门、或非门
(1)接低电平;
(2)接地;
(3)由TTL输入端的输入伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到地。
参考资料来源:百度百科-高电平
热心网友
时间:2022-06-09 18:58
因为悬空时相当于为高阻抗,电压不为零,此时故为1;接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0。
TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。
在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。
如在移动设备中电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。
扩展资料
数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。
数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿;数字电平从高电平(数字“1”)变为低电平(数字“0”)的那一瞬间叫作下降沿。
参考资料来源:百度百科-高电平
热心网友
时间:2022-06-09 18:58
再给你一个图看一下,你就明白了。
因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。
如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识
热心网友
时间:2022-06-09 18:59
这种很容易理解的,悬空为1、接地为0。悬空时相当于为高阻抗,电压不为零,此时故为1,接地时相当于没有阻抗,此端电压与地电位相同、为零,此时故为0
为什么TTl门电路的输入端悬空时相当于逻辑1
因此,当TTl门电路的输入端悬空时,由于输入端的电位状态不确定,因此这种情况被认为是逻辑1状态。这种状态被称为“高电平输入”,因为输入端的电位高于TTl门电路的低电平阈值。总之,当TTl门电路的输入端悬空时,由于输入端的电位状态不确定,因此这种情况被认为是逻辑1状态。设计者通常会将输入端连接到...
为什么TTl门电路的输入端悬空时相当于逻辑1
在TTL门电路中,当输入端被悬空时,其表现如同连接了一个无限大的电阻。这个特性使得当外部电阻大于1千欧姆(IKΩ)时,输入电平会上升至阈值电压UTH,即被识别为逻辑高电平,对应于数字1。TTL电路采用逻辑电平来表示电压状态,高电平定义为大于3.5伏,低电平为小于0.3伏。对于TTL门电路的多余输入端...
为什么TTl门电路的输入端悬空时相当于逻辑1
总之,理解悬空输入端在TTL电路中相当于逻辑1的关键在于它使得输入电平达到了阈值,而处理多余输入端的方法则是根据门电路的类型和要求来确保正确的逻辑状态。
为什么TTl门电路的输入端悬空时相当于逻辑1射极
因为TTL输入端有向外流出的电流,如果开路,这个电流不能泄放,就会形成高电平。即使对地连接一个泄放电阻,如果泄放电阻不够小,这个电流同样可以在这个电阻上产生达到高电平的电压。可靠的方式应该让电阻为零(直接接地),才是低电平。
TTL门电路的输入端悬空为什么是1?
你就明白了。因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。你看一下TTL反相器的内部电路就知道了。如图,这是TTL反相器的内部结构,你可以看到输入端确实是射极输入的,建议你看一下数电中关于门电路章节的知识 ...
为什么TTl门电路的输入端悬空时相当于逻辑1
因为输入口有零点几mA向外流动的电流,不能释放这个电流就会形成高电位,因此不止是悬空,即使有接地电阻,但接地电阻不够小(例如数十kΩ以上)也会呈现高电平。
请问为什么TTL门电路输入端什么都没接时为什么相当于1呢?
当A、B悬空时,三极管T1发射结截止,而集电结的二极管却会导通,T2基极获得电流而导通,那么 T3也导通,从而输出低电平;若A=0,而B悬空,则T1基极电压被拉至低电平,致使T2截止,T3截止,而T4导通,从而输出高电平;因此,从输出结果看,A或B悬空就相当于输入高电平;
TTL与非门输入端悬空处置为什么相当于逻辑1电平
门电路集成块的输入端内阻很高,悬空的输入脚近似于处于绝缘状态的金属。它会收外界影响感应出电荷,电荷一积累,就会呈较高的电压状态,成为实际上的高电平。所以悬空的门电路的输入脚,相当于高电平状态。
为什么TTL门电路悬空时为1,接地时为0?
TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1。在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。如在移动设备中电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3...
对于TTL门电路,输入端悬空相当于什么电平?多余的输入端,在实际连接中应...
对于TTL与非门,输入端悬空实际上是相当于接到了一个高电平。这是由于其内部结构决定的:两个输入端共享一个基极,一个输入端(A)的电位会受到另一个输入端(B)的控制,当A端悬空时,其电平会跟随B端,因为A=C-0.7=B,所以悬空状态相当于B+0.7的高电平状态。值得注意的是,TTL门电路的工作...