问答文章1 问答文章501 问答文章1001 问答文章1501 问答文章2001 问答文章2501 问答文章3001 问答文章3501 问答文章4001 问答文章4501 问答文章5001 问答文章5501 问答文章6001 问答文章6501 问答文章7001 问答文章7501 问答文章8001 问答文章8501 问答文章9001 问答文章9501

verilog分频后,输出指定个数的脉冲,然后信号信号拉高

发布网友 发布时间:2022-05-12 22:04

我来回答

1个回答

热心网友 时间:2023-10-25 10:11

用Verilog语言实现任意整数分频器   

分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如赛(Xil)的DLL.来进行时钟的分频,倍频以及相移。但是对于时钟要求不高的基本设计,通过语言进行时钟的分频相移仍然非常流行,首先这种方法可以节省芯片内部的锁相环资源,再者,消耗不多的逻辑单元就可以达到对时钟操作的目的。另一方面,通过语言设计进行时钟分频,可以看出设计者对设计语言的理解程度。因此很多招聘单位在招聘时往往要求应聘者写一个分频器(比如奇数分频)以考核应聘人员的设计水平和理解程度。下面讲讲对各种分频系数进行分频的方法:

第一,偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。电路上只需一个D触发器和一个非门即可实现,Q(n+1)=D,D=~Q(n),clk_out=Q(n+1) .

第二,奇数倍分频:奇数倍分频常常在论坛上有人问起,实际上,奇数倍分频有两种实现方法:

占空比为非50%的三分频时钟,完全可以通过计数器来实现,如进行三分频,通过待分频时钟上升沿触发计数器进行模三计数,当计数器计数到邻近值进行两次翻转,比如可以在计数器计数到1时,输出时钟进行翻转,计数到2时再次进行翻转。即是在计数值在邻近的1和2进行了两次翻转。这样实现的三分频占空比为1/3或者2/3。

mole three(clk_in,rst,clk_out); 
input clk_in,rst;
output clk_out;
reg  clk_out;
reg [1:0] count; 
always @(negedge rst or posedge clk_in)
begin
if(rst==0)
begin
count<=0;
clk_out<=0;
end
else
begin  
count<=count+1; 
if(count==1)
clk_out<=~clk_out;
else if(count==2)
begin
clk_out=~clk_out;
count<=0;
end  
end  
end
endmole

另一种实现:

mole div3(CLKIN,CLKOUT,RESETn); 
input CLKIN,RESETn; 
output CLKOUT; 
wire d; 
reg     q1,q2; 
wire         CLKOUT; 

always @(negedge RESETn or posedge CLKIN) 
begin 
if (RESETn==1'b0) 
q1<=1'b0; 
else 
q1<=d;   //q1是d延迟一个时钟后的信号
end

always @(negedge RESETn or posedge CLKIN) 
begin 
if (RESETn==1'b0) 
q2<=1'b0; 
else
q2<=q1;   //q2是q1延迟一个时钟后的信号
end

assign d=~q1 & ~q2;  //d在一个周期内,一个clk为高,另外两个clk为低

assign CLKOUT=q2;

endmole

电路中,利用两个D触发器和简单的门电路即可实现。

如果要实现占空比为50%的三分频时钟,可以通过待分频时钟下降沿触发计数,和上升沿同样的方法计数进行三分频,然后下降沿产生的三分频时钟和上升沿产生的时钟进行相或运算,即可得到占空比为50%的三分频时钟。

这种方法可以实现任意的奇数分频。归类为一般的方法为:对于实现占空比为50%的N倍奇数分频,首先进行上升沿触发进行模N计数,计数选定到某一个值进行输出时钟翻转,然后经过(N-1)/2再次进行翻转得到一个占空比非50%奇数n分频时钟。再者同时进行下降沿触发的模N计数,到和上升沿触发输出时钟翻转选定值相同值时,进行输出时钟时钟翻转,同样经过(N-1)/2时,输出时钟再次翻转生成占空比非50%的奇数n分频时钟。两个占空比非50%的n分频时钟相或运算,得到占空比为50%的奇数n分频时钟。

举例:用Verilog语言写的三分频电路

方法一:

//上升沿触发的分频设计
mole three(clkin, clkout);
input clkin;//定义输入端口
output clkout;//定义输出端?

reg [1:0] step1, step; 

always @(posedgeclkin)
begin
case (step)   //这个状态机就是一个计数器
2'b00: step<=2'b01;
2'b01: step<=2'b10;
2'b10: step<=2'b00;
default :step<=2'b00;
endcase
end

always @(negedgeclkin)  //step1与step相差半个clk
begin
case (step1)
2'b00: step1<=2'b01;
2'b01: step1<=2'b10;
2'b10: step1<=2'b00;
default :step1<=2'b00;
endcase
end

assign clkout=step[1] | step1[1]; //利用step和step1高位的或运算,实现在1.5个clk时翻转。
endmole

用Verilog语言写五分频电路,占空比为50%:

mole div_5 ( clkin,rst,clkout );
input clkin,rst;
output clkout;
reg [2:0] step1, step2;
always @(posedge clkin )
if(!rst)
step1<=3'b000;
else
begin
case (step1)
3'b000: step1<=3'b001;
3'b001: step1<=3'b011;
3'b011: step1<=3'b100;
3'b100: step1<=3'b010;
3'b010: step1<=3'b000;
default:step1<=3'b000;
endcase
end
always @(negedge clkin )
if(!rst)
step2<=3'b000;
else
begincase (step2)
3'b000: step2<=3'b001;
3'b001: step2<=3'b011; //注意调换了顺序,目的为了使最低位为1的情况互邻
3'b011: step2<=3'b100;
3'b100: step2<=3'b010;
3'b010: step2<=3'b000;
default:step2<=3'b000;

endcase
end
assign clkout=step1[0] | step2[0]; //step1与step2 最低位相或

endmole

下面给出一个任意整数分频器的代码:

mole divn(clk,rst_n,o_clk);
input clk,rst_n;
output o_clk;

parameter WIDTH = 3;
parameter N = 5;

reg [WIDTH-1:0] cnt_p,cnt_n;   //count_pose,count_nege
reg clk_p,clk_n;

assign o_clk = (N==1)? clk : (N[0])?(clk_p&clk_n) :clk_p;
//如果N=1,o_clk=clk; 如果N为偶数,o_clk=clk_p; 如果N为奇数,o_clk=clk_p & clk_n,
//之所以是相与运算,是因为clk_p和clk_n两者高电平比低电平多一个clk,而两者相差半个clk,相与结果使//o_clk占空比为50%

always @ (posedge clk or negedge rst_n)
begin
if(!rst_n)
cnt_p<=0;
else if (cnt_p==(N-1))
cnt_p<=0;
else cnt_p<=cnt_p+1;
end

always @ (posedge clk or negedge rst_n)
begin
if(!rst_n)
clk_p<=0;
else if (cnt_p<(N>>1))  //N>>1,计数到N/2时,时钟翻转。如果将 cnt_p< 改成 cnt_p<=,则clk_p低电平比//高电平多一个clk,如果clk_n也做类似修改,则N为奇数时,应执行相或运算, o_clk=clk_p | clk_n
clk_p<=0;
else clk_p<=1;
end

always @ (negedge clk or negedge rst_n)
begin
if(!rst_n)
cnt_n<=0;
else if (cnt_n==(N-1))
cnt_n<=0;
else cnt_n<=cnt_n+1;
end

always @ (negedge clk or negedge rst_n)
begin
if(!rst_n)
clk_n<=0;
else if (cnt_n<(N>>1))
clk_n<=0;
else clk_n<=1;
end  

endmole

另外一种方法:对进行奇数倍n分频时钟,首先进行n/2分频(带小数,即等于(n-1)/2+0.5),然后再进行二分频得到。得到占空比为50%的奇数倍分频。

下面讲讲进行小数分频的设计方法

小数分频:首先讲讲如何进行n+0.5分频,这种分频需要对输入时钟进行操作。基本的设计思想:对于进行 n+0.5分频,首先进行模n的计数,在计数到n-1时,输出时钟赋为‘1’,回到计数0时,又赋为0,因此,可以知道,当计数值为n-1时,输出时钟才 为1,因此,只要保持计数值n-1为半个输入时钟周期,即实现了n+0.5分频时钟,因此保持n-1为半个时钟周期即是一个难点。从中可以发现,因为计数 器是通过时钟上升沿计数,因此可以在计数为n-1时对计数触发时钟进行翻转,那么时钟的下降沿变成了上升沿。即在计数值为n-1期间的时钟下降沿变成了上 升沿,则计数值n-1只保持了半个时钟周期,由于时钟翻转下降沿变成上升沿,因此计数值变为0。因此,每产生一个n+0.5分频时钟的周期,触发时钟都是 要翻转一次.

方法二:
// 如果ty cycle =50%, 可以第一个周期
第二个周期输出原先clock,第三个周期输出低
这样可以实现三分频,
输出是占空比1:1的三分频.

mole three(clk,throut) ;
input clk ;
output throut;
reg q1,q2,d,throut;

always @(posedgeclk)
if(!d)
q1=1'b1;
else
q1=~q1 ; 

always @(negedgeclk)
if(!d)
q2=1'b1;
else
q2=~q2 ;  

always @(q1 or q2)
d=q1&q2 ;    //d在一个周期内,0.5个clk为高,1个clk为低

always @(posedge d)
throut=~throut;

endmole

任意整数带小数分频的设计

基本原理:

采用脉冲吞吐计数器和锁相环技术先设计两个不同分频比的整数分频器。

然后通过控制单位时间内两种分频比出现的不同次数来获得所需要的小数分频值。

若设计一个分频系数为10.1的分频器,即可以将分频器设计成9次10分频和1次11分频,这样,总的分频值为:

F=(9*10+1*11)/(9+1)=10.1

从这种实现方法的特点可以看出,由于分频器的分频值不断改变,分频后得到的信号抖动一般较大,在设计中使用的非常少。


----------------------

写Verilog代码时,如何控制一个信号线的拉高与拉低。

比如,数据到来时,把WE拉低,达到数据保持时间后,再拉高,数据之间有毛刺,此时WE已是低电平。就是数据到来一段时间后,WE拉低,数据快要变换时,再拉高,在数据与数据之间的连接处WE是高电平。我一开始感觉时钟的波形挺像,可总控制不好,有时WE的变化在一...展开

暴走鹰枭 | 浏览 506 次

我有更好的答案

发布于2011-06-14 09:21最佳答案

if(data_in)
WE<=0;
if(!WE)
WE<=~WE;
//这是拉低一个时钟,如果拉低多个时钟,可以用计数器控制,关键代码如下:
if(data_in&&cnt==5'h13)
WE<=0;
else begin
WE<=1;
cnt<=cnt+1;
end
//这是拉低20个时钟周期

追问

这里data_in是一位数据,如果是多位,比如4位输入或更多,改怎么判断数据的变化呢?

追答

假设输入是4位的,则可以这样判断:
for(i=0;i<=3;i=i+1)
if(data_in[i])  //或者 if(!data_in[i]),可根据需要选择
.........


追问这些我懂,我问的不是这个,我想知道的是分频后输出指定个数脉冲、、、

声明声明:本网页内容为用户发布,旨在传播知识,不代表本网认同其观点,若有侵权等问题请及时与本网联系,我们将在第一时间删除处理。E-MAIL:11247931@qq.com
诺基亚5233直签工具 我的5233下了证书、也在塞班官网上在线签名了、怎么还是提示证实书错误... 你好 就是我用的诺基亚5233直签工具就是用不了什么受证书限制内部错误... 请问哪里有做餐用包装纸巾的.厂 怎么在餐巾纸上或者纸巾包装上打广告? 广告餐巾纸广告餐巾纸的分类 广告餐巾纸广告餐巾纸的制作形式 ...支付密码一样呢?支付密码和银行卡的关系是什么?求解答, ...今天是怎么了,换了数据线也不行,同事的M1也一样不能充电... 小米M1和小米青春版就是CPU和内存不一样,我是学生,买哪一个比较好? 黑小麦升糖指数是多少? verilog编写4倍频器 用moselsim仿真 如何将输出时钟转换为输入时钟的2倍,比如输入时钟为20MHz,怎样实现输出时钟为40MHz。用verilog语言编写。 android怎么做代码高亮效果?EditText中所有的关键词用指定颜色显示 吃什么麦子的面粉不升糖? 基于verilog的pwm怎么做啊 求一个用verilog实现二分之一分频(是提高频率,不是降低频率)的代码 怎么用verilog频率增倍,比如我要将一个50Mhz的信号变成200Mhz的信号 verilog语言怎么将50MHZ分为1hz和5hz? verilog里波特率产生和采样频率8倍频代码 怎么用verilog实现1/2分频?从2HZ到4HZ 用verilog hdl设计一个倍频器,不需要综合,使用行为级代码就行,实现3、5、6、10、63倍频 Verilog 信号倍频 如何用verilog写一个倍频器 verilog 倍频程序 疫情中的四类人员怎么处置 2021清明广东四类人员不可参加祭扫活动-四类人群指的是哪四类 邮储银行:对4类房贷客户提供最长6个月的延期还款服务,具体是哪四类人? 疫情四类人员是哪四类 公司电脑安装微信优缺点 verilog 把60M分频成24.576M。不要求太高精度,麻烦大神帮忙写一下。 verilog编写可调PWM波形 如何在quartusII里面将1hz的信号倍频为100hz?用PLL还是Verilog?求高手解答,谢谢! 为什么吃水饺不升糖,吃馅饼就升糖 华为智能音箱Sound Joy有哪些亮点和不足?续航能力怎么样? 《初三,我想对你说》作文650字。急!! 魅族PRO7参数怎么样 魅族PRO7参数消息 妈妈我想对你说作文650字写一件事 作文___我想对你说___600字 2018我想对你说作文600字 增值税普通发货票电脑版开完了之后怎么用微信转发给对方 SEO优化关键词变色是怎么操作啊?谢谢 四川美术学院怎么样 四川美术艺体本科有哪些学校 ipad优酷隔空手势怎么关闭 请教巴氏染色的原理,越详细越好 防雾霾用普通的口罩可以吗? ...而且电脑上有提示音但是没有显示图标和其他。这是什么情况啊?_百度... 现在YY0969-2013的普通医用口罩能用吗? 一般口罩能防毒吗